Mentor Graphics ergänzt seine Questa- und Veloce-Plattformen um Verifikationslösung für Cache-Kohärenz und Konnektivität für ARM AMBA-5-CHI- und AMBA-4-ACE-Designs
WILSONVILLE, Oregon/USA, 13. Juni 2013 – Mentor Graphics erweitert seine Questa- und Veloce-Plattformen um eine Verifikationslösung, die verbundene Subsysteme auf ihre Konnektivität und Cache-Kohärenz überprüft. Entwicklerteams, die hochleistungsfähige verteilte Computersysteme mit ARMs AMBA-5-CHI-Spezifikation oder mobile Anwendungen mit ARMs AMBA-4-ACE-Spezifikation entwickeln, können nun vollständig verifizieren, ob die verbundenen Subsysteme auf Systemebene die maximale Leistung erreichen und die verteilten Cache-Speicher kohärent sind.

„Um einen Wettbewerbsvorteil zu erlangen, wechseln viele Teams bei der Entwicklung von Mehrkern-SoC-Designs zu kohärenten Verbindungsarchitekturen“, sagte Andy Nightingale, Director, System IP Marketing, ARM. „Wir freuen uns, dass unsere Zusammenarbeit mit Mentor zu Verifikationsplattformen führt, die den Einsatz ARM-basierter Lösungen der nächsten Generation bei unseren gemeinsamen Kunden erleichtern. Die ARM-AMBA-5-CHI- und -AMBA-4-ACE-Spezifikationen ermöglichen bei den Questa- und Veloce-Plattformen hohe Leistungsfähigkeit und kohärente Funktionalität bei SoC-Designs.“

„Mentors Cache-kohärente Mehrkernlösung geht über die traditionellen Alternativen zur Verifikation von Verbindungen hinaus“, erläuterte Mark Olen, Verification-Solutions-Manager der DVT-Division von Mentor Graphics. „Die Questa-Plattform verbindet dynamische Simulation, statische formale Verifikation und IP-Verifikation auf Systemebene mit vollständiger Cache-kohärenter Subsystem-Konnektivität, Funktionalität und Leistungsfähigkeit. Mit der Veloce-Plattform können Ingenieure ihre Umgebung skalieren und ihre kohärenten miteinander verbundenen Subsysteme im Rahmen des gesamten Systems einschließlich Software verifizieren.“

Entwicklerteams von SoCs mit ARMs AMBA-5-CHI-Spezifikation oder AMBA-4-ACE-Spezifikation wollen, dass ihre Produkte die maximale Performance bei minimaler Leistungsaufnahme erzielen. Mit Mentors neuer Cache-kohärenter Mehrkern-Verifikationslösung schaffen Ingenieure optimierte System-Level-Designs, welche die Vorteile beider Architekturen nutzen. Die neue Lösung bestätigt sowohl die Einhaltung des System-Level-Protokolls und effiziente Cache-Kohärenz als auch die dynamische Konnektivität und Leistungsfähigkeit.

Die AMBA-4-ACE-Verifkationslösung für die Questa- und Veloce-Plattformen ist ab sofort erhältlich. Die AMBA-5-CHI-Verfikationslösung ist für anerkannte ARM-AMBA-5-CHI-Lizenznehmer verfügbar.

(Mentor Graphics, Mentor, Questa und Veloce sind eingetragene Warenzeichen der Mentor Graphics Corporation. Alle übrigen Unternehmens- oder Produktnamen sind eingetragene Warenzeichen oder Warenzeichen ihrer jeweiligen Besitzer.)
Über Mentor Graphics

Mentor Graphics Corporation (Nasdaq: MENT) gehört zu den weltweit führenden Unternehmen, die Software- und Hardwarelösungen für die Entwicklung elektronischer Schaltungen anbieten. Zu Mentors Portfolio gehören Produkte, Beratungs- und Supportdienstleistungen, auf die die weltweit erfolgreichsten Elektronik- und Halbleiterhersteller vertrauen und dies mit der Verleihung zahlreicher Auszeichnungen an Mentor zum Ausdruck gebracht haben. Das 1981 gegründete Unternehmen erzielte in den zurückliegenden zwölf Monaten einen Gesamtumsatz von ca. 1.090 Mio. US-Dollar. Der Hauptsitz von Mentor Corporate befindet sich den USA, 8005 S.W. Boeckman Road, Wilsonville, Oregon 97070-7777. Weitere Informationen unter: www.mentor.com
 
 
 
» Siemens EDA
» Presse Informationen
» Presse-Information
Datum: 13.06.2013 10:30
Nummer: Questa SLI
» Kontakt
Mentor Graphics (Deutschland) GmbH
Arnulfstr. 201
80634 München
Mark Croft
Tel.: +44-1635-811425
Mobile: +44-7785-310173
mark_croft@mentor.com
www.mentor.com
» Kontakt Agentur
MEXPERTS AG
Trimburgstr. 2
81249 München
Ansprechpartner
Rolf Bach / Peter Gramenz
Tel.: +49 (0)89/ 89 73 61-0
Fax +49 (0)89/ 89 73 61-29
peter.gramenz@mexperts.de
www.mexperts.de
» Weitere Meldungen
24.06.2025 15:00
Siemens optimiert Design und Analyse komplexer, heterogen integrierter 3D-ICs

23.06.2025 15:00
Siemens rüstet Halbleiter- und Leiterplatten-Designportfolio mit generativer KI und KI-Agenten auf

13.05.2025 16:00
Siemens nutzt KI, um mit der neuen intelligenten Verifizierungslösung Questa One die Produktivitätslücke bei der IC-Verifizierung zu schließen

05.05.2025 14:00
Siemens und Intel Foundry vertiefen ihre Zusammenarbeit für modernste integrierte Schaltkreise und hochmoderne Packaging-Lösungen für 2D- und 3D-ICs

29.04.2025 14:00
Zusammenarbeit von Siemens mit TSMC zur Förderung weiterer Innovationen im Bereich Halbleiterdesign und -integration